DC 구성 요소가 포함된 신호를 증폭해야 하는 응용 분야에서는 BUL128A 통합 연산 증폭기를 시들게 해야 합니다. 즉, 연산 증폭기 자체(주로 차동 입력단)의 오프셋을 보상하여 다음을 보장해야 합니다. 연산 증폭기는 루프를 닫고 입력은 O이면 출력도 O입니다.
일부 연산 증폭기에는 이미 보상 단자가 있으므로 장치 설명서의 규정에 따라 이를 영점 조정 회로에만 연결하면 됩니다. 예를 들어 LM318 및 LM741의 영점 조정 회로는 그림 5.3에 나와 있습니다. .5 (a) 및 (b) 각각. 영점 조정 시에는 전위차계의 슬라이딩 끝이 접지선이나 전원선에 닿지 않도록 주의해야 합니다. 그렇지 않으면 연산 증폭기가 손상됩니다.
영점 조정 단자가 없는 연산 증폭기의 경우 그림 5.3.5(c) 및 그림 5.3.5(d)에 표시된 영점 조정 회로를 각각 참조하여 반전 및 증폭기 영점 조정 회로를 영점화할 수 있습니다.
영점 조정을 수행할 때 회로의 입력단을 접지에 연결하고, 멀티미터의 DC 전류 블록이나 오실로스코프의 DC 커플링 블록을 회로의 출력단에 연결한 후 출력이 다음과 같이 되도록 전위차계를 조정합니다. 0.
여기서 새로 설계된 연산 증폭기는 대칭이 좋고 오프셋이 작으며 영점 조정 단자가 없다는 점을 지적해야 합니다. 깊은 네거티브 피드백을 추가하면 깊은 네거티브 피드백으로 영점의 드리프트를 억제할 수 있으며 오프셋은 거의 눈에 띄지 않습니다. 요구 사항이 너무 높지 않으면 영점 조정이 필요하지 않습니다. 영점 조정이 필요하지 않은 일부 연산 증폭기(예: 초퍼 자동 영점 연산 증폭기)도 있습니다.
위 내용은 연산 증폭기를 제로화해야 하는 이유는 무엇입니까?의 상세 내용입니다. 자세한 내용은 PHP 중국어 웹사이트의 기타 관련 기사를 참조하세요!