LVDS ラインは、低電圧の差動信号を伝送するために使用されるラインであり、LVDS の英語の正式名称は「Low-Voltage Differential Signaling」で、低電圧の差動信号を指します。 - 消費電力、低ビット誤り率、低クロストーク、低放射の差動信号技術。LVDS 技術の中核は、ポイントツーポイントまたはポイントを実現できる極めて低い電圧スイングの高速差動データ伝送の使用です。マルチポイント接続 伝送媒体は銅線 PCB 配線、平衡ケーブルも使用できます。
#このチュートリアルの動作環境: Windows 10 システム、Dell G3 コンピューター。
lvds 行は何を意味しますか?
LVDS ラインは、低電圧の差動信号 (LOW VOLTAGE DIFFERENGIAL SIGNAL) を伝送するために使用されるラインです。
LVDS (Low-Voltage Differential Signaling) は、低消費電力、低ビット誤り率、低クロストーク、低放射を備えた差動信号技術です。この伝送技術は 155Mbps 以上に達します。LVDS 技術の中核は、極めて低い電圧スイングの高速差動データ伝送を使用することで、ポイントツーポイントまたはポイントツーマルチポイント接続を実現できます。伝送媒体には、銅線 PCB 配線または平衡ケーブルを使用できます。
LVDS (低電圧差動信号方式) は、低振幅差動信号方式です。非常に低い振幅信号 (約 350mV) を使用して、一対の差動 PCB トレースまたは平衡ケーブルを介してデータを送信します。最大数千Mbpsの速度でシリアルデータを送信できます。電圧信号の振幅が小さく定電流源で駆動するため、発生するノイズや消費電力が非常に少なく、周波数に関わらず消費電力はほとんど変わりません。さらに、LVDS はデータを差動で送信するため、コモンモード ノイズの影響を受けません。
LVDS は、National Semiconductor によって高速信号伝送レベルとして最初に提案されて以来、主に SCI (Scalable) 向けに、IEEEP1996.3 (1996 年 3 月採択) の 2 つの規格で定義されています。 Coherent Interface) は、LVDS の電気的特性を定義し、SCI プロトコルでのパケット交換時のエンコーディングも定義しています; ANS/EIA/EIA-644 (1995 年 11 月に可決) は、主に LVDS の電気的特性と、次のような推奨パラメータを定義しています。最大伝送速度と理論上の制限速度。通常言及される LVDS 規格は後者を指します。 2001 ANS/EIA/EIA-644 規格が改訂され、発行されました。
さらに関連する知識については、FAQ 列をご覧ください。
以上がlvds ラインとはどういう意味ですか?の詳細内容です。詳細については、PHP 中国語 Web サイトの他の関連記事を参照してください。