Maison >Problème commun >Que signifie l'interface PCLE ?

Que signifie l'interface PCLE ?

coldplay.xixi
coldplay.xixioriginal
2021-02-05 10:28:5115266parcourir

L'interface PCLE est le dernier standard de bus et d'interface. Son nom d'origine est "3GIO" et a été proposé par Intel. Évidemment, Intel signifie qu'il représente la prochaine génération de standard d'interface "E/S".

Que signifie l'interface PCLE ?

L'environnement d'exploitation de cet article : système Windows 7, ordinateur Dell G3.

pcie est la dernière norme de bus et d'interface. Son nom d'origine est "3GIO" et a été proposé par Intel. Intel signifie évidemment qu'il représente la prochaine génération de normes d'interface d'E/S. Il a été rebaptisé « PCI-Express », ou « PCI-E » en abrégé, après avoir été certifié et publié par PCI-SIG (PCI Special Interest Group). Cette nouvelle norme remplacera complètement les normes PCI et AGP actuelles et permettra, à terme, d'unifier les normes de bus. Son principal avantage est son taux de transfert de données élevé. La version 16X 2.0 la plus élevée actuelle peut atteindre 10 Go/s, et elle présente également un potentiel de développement considérable. PCI Express possède également une variété de spécifications, du PCI Express 1X au PCI Express 16X, qui peuvent répondre aux besoins des périphériques basse vitesse et des périphériques haute vitesse qui apparaîtront maintenant et dans un certain temps dans le futur. De nos jours, les cartes mères grand public peuvent prendre en charge le PCI Express 1.0 16X, et certaines cartes mères haut de gamme prennent en charge le PCI Express 2.016X, telles que les P45, X48 d'INTEL, les 770, 780G, 790X et 790GX d'AMD et le Nvidia GF8200. À l'heure actuelle, PCI Express a pratiquement complètement remplacé l'AGP, tout comme PCI a remplacé ISA. Ce processus est terminé. Bien que certains anciens utilisateurs utilisent encore des cartes graphiques d'interface AGP, les cartes graphiques AGP sur le marché ont été complètement abandonnées, y compris les emplacements AGP. La carte mère est également absente.

PCIE est un développement supérieur de PCI

La dernière version est PCI-E 2.0, et il existe également PCI-E (c'est-à-dire la version 1.0) qui n'a pas été retirée du marché. Le chipset AMD RD890, qui sera commercialisé au deuxième trimestre 2009, sera le premier à prendre en charge la version PCI-E 3.0. La bande passante de la version 2.0 est doublée par rapport à la version 1.0, et la bande passante de la version 3.0 est encore doublée par rapport à la version 2.0, à 5 GHz x 4.

La spécification PCI Express 2.0 a apporté une amélioration majeure à la vitesse de transmission des données, c'est-à-dire en doublant la fréquence du bus des 2,5 Gbit/s précédents à 5,0 Gbit/s. Cela signifie que l'interface PCI Express 2.0 x16 précédente peut doubler. l'incroyable bande passante du bus de 10 Go/s (1 Go/s = 8 Gbit/s).

Éléments importants de la mise à niveau de PCI Express 2.0 :

1. L'accent est mis sur l'augmentation de la fréquence du bus PCI Express : le taux de transfert de données de chaque ligne série double, passant de 2,5 Gbit/s à 5 Gbit/s, et la bande passante suit également.

2. Il peut mieux prendre en charge les futures cartes graphiques haut de gamme, même si la consommation électrique atteint 225 W ou 300 W, il suffit d'être alimenté par PCI Express uniquement.

3. La nouvelle technologie "Input Output Virtualization" (IOV) permet à plusieurs machines virtuelles de partager des périphériques PCI tels que des cartes réseau.

4. La sous-spécification du câble PCI-E permet de connecter des périphériques PCI aux ordinateurs via des câbles en cuivre standardisés, et la vitesse de chaque ligne peut atteindre 2,5 Gbit/s. Elle convient à l'ajout de plusieurs cartes réseau à un niveau élevé. -Serveurs finaux en tant que modules d'extension d'entrée et de sortie, etc.

5. Enfin, il y a le plan à long terme nommé « Geneseo ». Développée en coopération avec des géants de l'industrie tels qu'Intel et IBM, cette technologie permet aux coprocesseurs tels que les unités de traitement graphique et les unités de traitement de chiffrement d'être mieux connectées au processeur central de manière confidentielle.

 6. Améliorations de la gestion dynamique de la vitesse et de la largeur des liens, ainsi que de la gestion active de l'alimentation par état (ASPM)

Si vous souhaitez en savoir plus sur la programmation, veuillez faire attentionformation php !

Ce qui précède est le contenu détaillé de. pour plus d'informations, suivez d'autres articles connexes sur le site Web de PHP en chinois!

Déclaration:
Le contenu de cet article est volontairement contribué par les internautes et les droits d'auteur appartiennent à l'auteur original. Ce site n'assume aucune responsabilité légale correspondante. Si vous trouvez un contenu suspecté de plagiat ou de contrefaçon, veuillez contacter admin@php.cn

Articles Liés

Voir plus