Die Speichereinheit des Computers besteht aus zwei Teilen: Speicher und sequentielle Zugriffskontrolle. Speichereinheiten werden entsprechend der Pegelempfindlichkeit und Flankenempfindlichkeit des Takts in Latches und Flip-Flops unterteilt. Je nach Typ des Eingangsanschlusses können sie in SR-Typ, JK-Typ, D-Typ und T-Typ unterteilt werden.
Die Speichereinheit ist die Grundkomponente des Speichers. Die Speichereinheit besteht aus internem Speicher (Speicher) und sequentieller Zugriffskontrolle.
Kategorie
1. Eine der Klassifizierungen
Speichereinheiten werden entsprechend der Pegelempfindlichkeit und Flankenempfindlichkeit des Takts in zwei Arrays unterteilt, die aus diesen beiden Komponenten bestehen und im Folgenden vorgestellt werden.
(1) Latch – Eine pegelempfindliche Speichereinheit wird Latch genannt. Beispielsweise ist das TTL-Gerät 7475 auf den hohen oder niedrigen Pegel des Eingangstakts angewiesen, um Gating zu erreichen.
(2) Flip-Flop – Die flankenempfindliche Speichereinheit wird Flip-Flop genannt. Beispielsweise wird das TTL-Gerät 7474 durch die steigende oder fallende Flanke des Eingangstakts getriggert.
In vielen Materialien wird der interne Speicherwert transparent übertragen und durch die Eingabedaten festgelegt, was als Latch bezeichnet wird. Flip-Flops, insbesondere Master-Slave-Latches, bedeuten, dass das Lesen des Eingangswerts und die Änderung des Ausgangswerts zwei undurchsichtige unabhängige Ereignisse sind. Diese Undurchsichtigkeit zwischen Eingang und Ausgang führt auch zur Entstehung der Rolle der Taktauslöseflanke. Beachten Sie, dass die unterschiedlichen Definitionen von Latches und Flip-Flops unterschiedliche Betrachtungsperspektiven widerspiegeln, aber dennoch miteinander verbunden sind. Wechseln Sie zurück zur oben gebräuchlicheren Definition.
(3) Register – bezieht sich im Allgemeinen auf ein aus mehreren Flip-Flops bestehendes Array, das zum Speichern von Mehrbitdaten verwendet wird, z. B. ein Datenbus. Beachten Sie, dass es sich in manchen Fällen auch um ein einzelnes Flip-Flop oder Latch handelt.
2. Klassifizierung 2
Speichereinheiten können auch nach der Art des Eingabeterminals klassifiziert werden.
(1) SR-Typ – Der eingestellte Reset-Typ kann in zwei Typen unterteilt werden: SR und SR. Siehe Abbildung 1.
Zu diesem Zeitpunkt wird der Zustand der Speichereinheit basierend auf dem Zustand des Ausgangs-Q-Anschlusses entweder am S-Eingangsanschluss auf 0 gesetzt oder am R-Eingangsanschluss auf 0 zurückgesetzt: wenn S und R 1 sind gleichzeitig bleibt der Zustand erhalten; S und R können jedoch nicht gleichzeitig 0 sein. Für den SR-Typ im gleichen engeren Sinne ist die Situation umgekehrt.
(2) JK-Typ – ähnlich dem SR-Typ, aber der J-Eingangsanschluss und der K-Eingangsanschluss können gleichzeitig 1 (Zustandsumkehr) oder 0 (Zustandserhaltung) sein. Der JK-Typ kann zur Bildung anderer Arten von Speichereinheiten verwendet werden.
(3) D-Typ – D-Eingangsanschluss liefert Daten (Daten). Einige Informationen besagen, dass D für Verzögerung steht. Wenn ein Taktereignis auftritt, wird der Wert seines Ausgangs-Q-Anschlusses transparent durch den Eingangs-D-Wert bestimmt.
(4) T-Typ – Sie können den Q des D-Typs mit D verbinden und T als Eingang des Taktanschlusses
verwenden. Zu diesem Zeitpunkt ist der Q-Ausgang die durch zwei geteilte Frequenz des T-Taktsignals. Für diesen T-Typ kann auch ein Steueranschluss zur Aktivierung der Frequenzteilung hinzugefügt werden.
Bei Speichereinheiten kommt es immer noch darauf an, die richtigen Daten zum richtigen Zeitpunkt am richtigen Ort zu speichern. Damit die Speichereinheit zuverlässig funktioniert, müssen zwei Nennparameter zur Charakterisierung der Beziehung zwischen Daten- und Taktbeschränkungen – Dateneinrichtungszeit und Haltezeit – eingehalten werden. Bei Speichereinheitsschaltungen, die durch die ansteigende Flanke des Takts ausgelöst werden, wird die minimale stabile Datenperiode vor der ansteigenden Flanke des Takts (einige Dokumente nehmen auch den Mittelpunkt der ansteigenden Flanke) als Setup (sp) und als Periode bezeichnet danach heißt es halten (hp). Der kumulative Verzögerungsfaktor nach der Kaskadierung von Logikgattern zerstört häufig die Nennanforderungen der Speichereinheiten sp und hp und begrenzt dadurch die maximale Geschwindigkeit des gesamten Systems. Dies muss bei der Analyse von Wellenformen häufig besonders beachtet werden.
Das obige ist der detaillierte Inhalt vonWoraus besteht die Speichereinheit eines Computers?. Für weitere Informationen folgen Sie bitte anderen verwandten Artikeln auf der PHP chinesischen Website!